ICCSZ訊 本文介紹了100G光模塊實現(xiàn)不同速率的變換轉發(fā)對數(shù)據(jù)誤碼率的要求,作者推薦了一款RMS抖動低至0.3ps的時鐘芯片,采用了業(yè)界大名鼎鼎的DSPLL數(shù)字環(huán)專利技術,有效保證高速傳輸時時鐘對數(shù)據(jù)的采樣準確率。
近年來隨著用戶對100G光模塊傳輸鏈路需求的快速增長,100G光模塊也隨著100G傳輸系統(tǒng)的大規(guī)模商用,正逐步占領光傳輸網(wǎng)絡的制高點,獲得了快速發(fā)展。
100G光模塊通常包括線路側和客戶側,100G客戶側光模塊相對線路側則較為簡單。100G客戶側第一代CFP主要由Gearbox、TIA、DRIVER、Laser等器件組成,其中Gearbox是其中一個重要的部件,它可以實現(xiàn)10*10Gbps到4*25 Gbps不同速率數(shù)據(jù)的變速轉發(fā)。如此高速率的轉換通常對數(shù)據(jù)誤碼率要求較高,因此需要抖動極小的時鐘芯片產(chǎn)生發(fā)端參考時鐘,并且要求時鐘與發(fā)送的數(shù)據(jù)保持完全同步。
不同數(shù)據(jù)傳輸速率的參考鐘完全不同,100GCFP的兩種速率就存在161.1328125MHz和644.53125MHz兩種同步時鐘。由于是同步轉發(fā),需要保證收發(fā)端時鐘也是全同步的。依據(jù)光模塊時鐘需求,100G CFP既要滿足低抖動,又要滿足全同步,同時還要實現(xiàn)161MHz時鐘到644MHz時鐘的倍頻輸出。因此對于100G CFP來說,需要一款高性能的抖動衰減時鐘發(fā)生器來滿足這些需求,保證數(shù)據(jù)轉換和數(shù)據(jù)發(fā)送的準確性。
這里我們推薦一款滿足這種要求的時鐘發(fā)生器Si5326。Si5326采用了業(yè)界大名鼎鼎的DSPLL數(shù)字環(huán)專利技術,使得其抖動指標可以達到0.3ps RMS,可以有效保證高速傳輸時時鐘對數(shù)據(jù)的采樣準確率。
同時Si5326的內(nèi)部集成頻率合成器,能夠?qū)崿F(xiàn)從2kHz到1.4 GHz頻率范圍內(nèi)的任意頻點合成輸出,能根據(jù)客戶的需求配置不同的參考時鐘。
另外由于Si5326是單數(shù)字環(huán),內(nèi)部只集成一個DSPLL,能夠設計成輸入輸出時鐘完全同步,滿足同步數(shù)據(jù)傳輸?shù)囊蟆?/p>
除了性能要求滿足指標,Silicon Labs公司也為Si5326量身定做了配套設計軟件DSPLLsim,方便用戶直接通過GUI界面軟件配置所需的頻率計劃。
下圖是基于Si5326的時鐘芯片的100G CFP模塊內(nèi)部結構框圖,161M的入口時鐘經(jīng)過Si5326倍頻成644M參考鐘,為Gearbox提供參考時鐘,完美實現(xiàn)Gearbox的速率轉換功能。
圖1:CFP基于Si5326時鐘的CFP內(nèi)部結構圖
新聞來源:Silicon Labs
相關文章